Mitsubishi Electric MELSEC System Q Manual De Usuario página 494

Controladores lógicos programables
Ocultar thumbs Ver también para MELSEC System Q:
Tabla de contenido

Publicidad

Comprobación del estado del módulo de interfaz
Ejemplo para la determinación y evaluación de los ajustes actuales
En el ejemplo siguiente se leen los ajustes empleados actualmente de un módulo de interfaz
que ocupa el rango de direcciones de E/S de X/Y00 hasta X/Y1F, y se escriben en los registros
de datos de D0 hasta D4.
X0E
X0F
Fig. 23-19: Ejemplo de programa para la transmisión de los ajustes al registro de datos
³
En caso de un error de la interfaz CH1 (XE) o de la CH2 (XF), se transmite el contenido de
la dirección de memoria buffer 515 (203
·
Si una comparación da como resultado que se avisa de un error, se transmite el resto de
las direcciones de memoria buffer.
El protocolo de comunicación empleado (dir. 252
transmiten a D1 y D2.
»
El protocolo de comunicación empleado (dir. 262
transmiten a D3 y D4.
Después de la determinación de los ajustes y datos es posible evaluar los registros de datos.
D0
D1
D2
D3
D4
Fig. 23-20: Contenidos de los registros de datos D0 hasta D5 en este ejemplo
Diagnóstico de errores mediante la evaluación del registro de datos
El bit 1 puesto en D0 indica que se ha presentado un error porque para CH1 está ajustada una
velocidad de transmisión equivocada.
Los datos son transmitidos a través de la interfaz CH1 con el protocolo libre (valor "6" en D1).
Como velocidad de transmisión están ajustados sólo 50 bit/s para CH1 (valor "0F" en los bits 15
a 8 de D2).
Por el contrario, la interfaz CH2 funciona con el protocolo MC (valor "1" en D3) y con una veloci-
dad de transmisión de 9600 bit/s (valor "5" en los bits 15 a 8 de D4).
En este ejemplo hay que adecuar la velocidad de transmisión de CH1 a la velocidad del disposi-
tivo externo.
23 - 14
<>
K0
D0
b15b14 b13 b12 b11b10 b9 b8 b7 b6 b5 b4 b3 b2 b1 b0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
1
1
1
1
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
1
0
1
0
FROMP
FROMP
FROMP
) al registro de datos D0.
H
Dir. memoria buffer 515 (203
0
0
0
0
0
1 0
0
0
0
0
1
1
0
CH1
0
0
0
1
0
1
0
0
0
0
0
0
0
1
CH2
1
1
0
1
0
1
0
Reconocimiento y eliminación de errores
H0
H203
D0
H0
H252
D1
H0
H262
D3
) y los ajustes para CH1 (dir. 253
H
) y los ajustes para CH2 (dir. 263
H
): Aviso de error
H
Dir. memoria buffer 594 (252
Dir. memoria buffer 595 (253
Dir. memoria buffer 610 (262
Dir. memoria buffer 611 (262
MITSUBISHI ELECTRIC
³
K1
K2
K2
QK00155c
) se
H
) se
H
): Protocolo
H
): Ajustes
H
): Protocolo
H
): Ajustes
H
QK00156c

Publicidad

Tabla de contenido
loading

Tabla de contenido