17. SPI – Periféricos de Interfase Serial
17.1 Especificaciones:
• Transferencia de Datos sincrona tres-cables, bidireccional
• Operación Maestro-Esclavo
• Transferencia de Datos LSB o MSB
• Siete velocidades programables en los bits
• Finalización de transmisión por Bandera de Interrupción
• Write Collision Flag Protection
• Despertar desde Modo Idle
• Doble velocidad (CK/2) Modo Maestro SPI
Descripción General
Los periféricos de Interfase serial (SPI) permiten una transferencia de datos
sincrona de alta velocidad en el ATmega164P/324P/644P, periféricos de
dispositivos o entre varios dispositivos AVR. USART puede ser usado en modo
Maestro SPI.
Diagrama de Bloques SPI