• Bits 7:3 – Res: Bits Reservados
Estos bits son reservados y siempre serán leídos como cero.
• Bit 2 – OCIE0B: Habilitación de Interrupciones a la salida de la
comparación B
Cuando el bit OCIE0B es escrito con uno, y el bit-I en el registro de Estado es
uno, en el Timer/Contador en modo comparador se habilitada la interrupción.
La correspondiente interrupción es ejecutada si el modo comparación en el
Timer/Contador ocurre, cuando el bit OCF0B esta en uno en el registro de
interrupción de Banderas TIFR0 en el Timer/Contador.
• Bit 1 – OCIE0A: Habilitación de Interrupciones a la salida de la
comparación B Timer/Contador 0
Cuando el bit OCIE0A es escrito con uno, y el bit-I en el registro de Estado es
uno, en el Timer/Contador0
en modo comparador A se habilitada la
interrupción. La correspondiente interrupción es ejecutada si el modo
comparación en el Timer/Contador0 ocurre, cuando el bit OCF0A esta en uno
en el registro de interrupción de Banderas TIFR0 en el Timer/Contador.
• Bit 0 – TOIE0: Habilitación de Interrupciones por desbordamiento
Timer/Contador0
Cuando el bit TOIE0 es escrito con uno, el bit-I en el Registro de Estado es uno,
el Timer/Contador0 interrupción por desbordamiento es habilitada. La
correspondiente interrupción es ejecutada si el desbordamiento en el
Timer/Contador ocurre, cuando el bit TOV0 en el registro de banderas de
interrupción TIFR0 es uno en el Timer/Contador0
14.9.7 TIFR0 – Registro de Interrupción de Banderas Timer/Contador0
• Bits 7:3 – Res: Bits Reservados
Estos bits son reservados en el ATmega164P/324P/644P y siempre serán leídas
como cero.
• Bit 2 – OCF0B: Modo de comparación B de la bandera a la salida
Timer/Contador 0
El bit OCF0B es uno cuando el modo de
Comparación ocurre entre el
Timer/Contador y el dato en OCR0B- Registro de salida de comparación 0 B.
OCF0B esta en cero por hardware cuando esta ejecutando la correspondiente
interrupción. Alternativamente, OCF0B esta en cero por escribir uno lógico en