Estos bits controlan el comportamiento del pin de comparación-salida (OC0B).
Si uno o ambos bits del COM0B1:0 están en uno, la salida del OC0B
proporciona el normal funcionamiento de los pines de I/O cuando están
conectados. Sin embargo, note que el bit del Registro de Dirección de datos
(DDR) corresponde al pin OC0B el cual debe estar en uno conforme a la
habilitación de salida del controlador.
Cuando el OC0B es conectado al pin, la funcionalidad de los bits del
COMOB1:0 depende de los bits puestos en WGM02:0. La siguiente tabla
muestra la funcionalidad de los bits del COM0B1:0 cuando los bits del
WGM02:0 están en uno.
Modo de Comparación de Salida, Modo no PWM
COM0A1 COM0A0 Descripción
0
0
0
1
1
0
1
1
Modo de Comparación de Salida, Modo rápida PWM
COM0A1 COM0A0 Descripción
0
0
0
1
1
0
1
1
Modo de Comparación de Salida, Modo fase correcta PWM
COM0A1 COM0A0 Descripción
0
0
0
1
1
0
1
1
• Bits 3:2-Bits Reservados
Estos bits son reservados en el ATmega 164P/324P/644P y siempre serán leídos
como cero.
• Bits 1:0- WGM01:0: Modo generador de Forma de Onda
Pórtico en operación normal, OC0B desconectado.
Invierte OC0B en Modo Comparación
Pone cero OC0B en Modo Comparación
Pone uno OC0B en Modo Comparación
Pórtico en operación normal, OC0B desconectado.
Reservado
Pone cero OC0B en Modo Comparación, Poner en uno
OC0B con el Botón.
Pone uno OC0B en Modo Comparación, Poner cero
OC0B con el Botón.
Pórtico en operación normal, OC0B desconectado.
Reservado
Pone cero OC0B en Modo Comparación cuando cuenta
de subida. Pone en uno OC0B en Modo Comparación
cuando cuenta de bajada.
Pone uno OC0B en Modo Comparación cuando cuenta
de subida. Pone en cero OC0B en Modo Comparación
cuando cuenta de bajada.