Atmel ATmega164P/V Manual De Usuario página 194

Microcontrolador avr de 8 bits de alto rendimiento y bajo consumo.
Tabla de contenido

Publicidad

20.8 Sistemas Multimaestros y Arbitrarios
Si múltiples maestros son conectados al mismo bus, las transmisiones pueden
ser iniciadas simultáneamente por uno o más de ellos. El TWI estándar asegura
estas situaciones en el manual como otra vía para que uno de los maestros
pertita el proceso con la transferencia, y que los datos no sean perdidos en el
proceso. Un ejemplo de una situación arbitraria es explicado debajo, cuando
dos maestros son probados al transmitir datos al Receptor Esclavo.
Varios escenarios diferentes pueden levantarse durante la situación arbitraria,
como se describe a continuación:
• Dos o más maestros son realizados con comunicación idénticas con el mismo
Esclavo. En este caso, ni el Esclavo ni ninguno de los Maestros conocerían
acerca del bus de conexión.
• Dos o más maestros son accesibles al mismo Esclavo con datos diferentes o bit
de direcciones. En este caso, las situaciones arbitrarias sucederían, o en los bits
de LECTURA/ESCRITURA o en los bits de datos. Los maestros prueban a la
salida con uno en SDA mientras otras salidas del Maestro lo hacen con cero.
Perdiendo maestros el cambio no direccionaría al modo Esclavo y esperaría
hasta que el bus este libre y transmitir una nueva condición de INICIO.
• Dos o más maestros son asignados a Esclavos diferentes. En este caso,
ocurriría en los bits SLA. Los maestros prueban la salida con uno en SDA
mientras otro salida del Maestro esta en cero perdería la arbitrariedad. Los
Maestro pendiendo la arbitrariedad en SLA cambiarían al modo Esclavo y
chequearían si ellos son direccionados con el Maestro ganador. Si

Publicidad

Tabla de contenido
loading

Este manual también es adecuado para:

Atmega324p/vAtmega644p/v

Tabla de contenido