P64x
4.2
LÓGICA DE BLOQUEO DE 2º ARMÓNICO
I
fundamental
diffa
Baja corriente (codificada por
hardware)
I
diffa
I
2
harmonic
nd
diffa
2do Arm Dif >
I
fundamental
diffb
Baja corriente (codificada por
hardware)
I
diffb
I
2
harmonic
nd
diffb
2do Arm Dif >
I
fundamental
diffc
Baja corriente (codificada por
hardware)
I
diffc
I
2
harmonic
nd
diffc
2do Arm Dif >
V00706
Figura 48: Lógica de bloqueo de 2º armónico
4.3
IMPLEMENTACIÓN DE BLOQUEO DE 5º ARMÓNICO
El IED filtra la corriente diferencial para determinar la fundamental Idif(fn) y el componente de quinto armónico
Idif(5fn). El dispositivo utiliza estos valores para generar una señal de bloqueo, que bloqueará la protección en
caso de que el componente de quinto armónico supere un determinado nivel.
Puede utilizarse el bloqueo del 5º armónico para prevenir el funcionamiento no deseado del elemento diferencial
de ajuste bajo condiciones de sobreflujo transitorio.
El umbral de bloqueo de 5º armónico es ajustable entre 0 - 100% de la corriente diferencial. Deberá ajustarse el
umbral de forma que el bloqueo sea efectivo cuando la corriente de magnetización suba por encima del ajuste
umbral elegido de la protección diferencial de ajuste bajo.
El bloqueo de quinto armónico es de segregación por fase. Si la relación Idif(5-fn)/Idif(fn) supera un umbral
ajustable (fijado por I5H Aj. dif. en dos cálculos consecutivos, y si la corriente diferencial es mayor que 0,1 pu (el
ajuste mínimo de Is1), entonces se genera la señal de bloqueo de quinto armónico para la fase correspondiente.
Las señales DDB son:
P64x-TM-ES-1.3
nd
2
harm / I
fund
diffa
2
nd
harm / I
fund
diffb
2
harm / I
fund
nd
diffc
Capítulo 6 - Protección diferencial de transformador
&
&
&
Arranq 2do Arm A
Arranq 2do Arm B
Arranq 2do Arm C
125