Modo 50: Entrada De Captura De Pulso; Esquema Funcional De Bloque; Parámetros De Sincronización De Captura De Pulso - AutomationDirect PLC DL06 Manual De Instrucciones

Ocultar thumbs Ver también para PLC DL06:
Tabla de contenido

Publicidad

Modo 50: Entrada de captura de pulso

Propósito del modo 50
El circuito HSIO tiene un modo de operación de captura de pulso. Supervisa la señal en las entradas
X0 - X3, detectando la ocurrencia de un pulso estrecho. El propósito del modo de captura de pulsos
es habilitar el programa ladder a "ver" un pulso de entrada que es más corto que la duración del
tiempo de barrido corriente. El circuito HSIO mantiene el pulso en las entradas X0 - X3 por un
barrido. Este contacto se abre automáticamente después de un barrido.

Esquema funcional de bloque

Vea el diagrama de bloque abajo. Cuándo el byte más bajo de la memoria "Modo HSIO"
V7633 contiene un número "50" BCD, se habilita el modo de captura de pulso en el circuito
HSIO. X0 - X3 se tornan las entradas de captura de pulsos, que mantiene verdadero el pulso
cada vez que se detecta una transición de falso para verdadero. El sistema HSIO mantiene el
pulso solo por un barrido. Las entradas X1 X2, y X3 pueden ser filtradas también.
Parámetros de sincronización de captura de pulso
Las señales de pulsos en X0 - X3 deben reunir ciertos criterios de sincronización para garantizar
que funcione una captura de pulso. Vea el diagrama de tiempo abajo. La característica de entrada
en X0 es fija (no es una entrada filtrada programable). La anchura mínima de pulso es 0,1 ms.
Debe haber alguna demora antes que llegue el próximo pulso de modo que el período de pulso
no pueda ser más pequeño que 0,5 ms. Si el período de pulso es menor que 0,5 ms., el próximo
pulso se considerará parte del pulso actual.
Entrada
de pulso X0
Nota: Las funciones de captura de pulso y de pulso filtrado son opuestas por naturaleza. La captura de pulso
trata de capturar pulsos cortos mientras que la entrada filtrada trata de rechazar los pulsos cortos.
Apéndice E: Entradas de alta velocidad y salidas de tren de pulsos
DL06
Circuito de salidas
Y0, Y1
HSIO
Enclavamiento
Latch
o
Filtro
Set
Reset
Barrido
X0
Circuito de entradas
0.5 ms mínimo
Manual del PLC DL06, 2a. edición en español, 6/07
Y2 -Y17
CPU
Datos E/S
Memoria V
Selección Modo
V7633
X1, X2, X3
X4 - X23
0.1 ms mínimo
0050
Tiempo
E–69
1
2
E
4
5
6
7
8
9
10
11
12
13
14
A
B
C
D

Publicidad

Tabla de contenido
loading

Tabla de contenido